TCXO电路时钟电路中10MHz
OCXO板及TCXO电路
时钟电路中10MHz(TCXO)是整个RF板RF频率的频率基准,也是数字电路(FPGA)的工作时钟,这个是由一个晶振来实现。当有外部参考或OCXO插入时,参考PLL工作并锁定。通过开关选择电路控制信号是由OCXO和外参考的监测电路来控制。时钟外参考和OCXO都是为了给TCXO通过PLL提供更的参考同步时钟。原则是系统时钟TCXO只能通过PLL同步OCXO或外部输入参考信号其中一个。当没有外部参考时,TCXO提供参考;当有外部参考信号时,同步电路自动选择外部信号作为参考。
FPGA直接输出AM调制的原理
以AM为例,实现AM波的关键是在调制之前必须在调制信号上叠加一个直流电压。板端调制的原理是:FPGA直接输出AM调制需要的衰减器控制电压,通过数模转换和驱动放大后驱动模拟衰减器。一般的,如果AM调制在基带信号频率比如低于xxxHz时,AM性能主要受ALC电路的控制,当基带信号频率大于xxxkHz时,性能主要受AM直接调制电路控制。如果AM调制在某一载波频率(射频信号频率)下的AM调制出现错误,可以用改变基带信号频率的方法初步判断引起错误的原因是在ALC部分电路还是AM直接调制部分的电路。
射频信号源支持内调制和外调制,也就是说支持内部源和外部源的意思。内部源不用说了,外部源是通过仪表前面板的ExtModInput接口接入就好,可以选择使用DG任意波形发生器类的仪表来提供外部源,接口为BNC类型。
水平分辨率表示创建波形可以使用的时间增量
水平分辨率(HA):水平分辨率表示创建波形可以使用的时间增量。一般来说,使用下面公式计算:
T=1/F(T是定时分辨率,单位为秒,F是采样率)。
存储深度(Wsiz):存储深度与时钟频率一起使用,确定波形的点数。存储深度决定着可以存储的样点数量。每个波形的样点占用一个存储器位置。每个位置等于当前时钟频率下采样间隔的时间。
采样速率(fs):采样速率通常用每秒兆样点或千兆样点表示,表明仪器可以运行的时钟或采样速率。采样速率影响主要输出信号的频率带宽和保真度,公式如下:
信号输出频率带宽=采样速率÷存储深度,即Fw=fs÷Wsize
混和信号源的分类和作用
信号源的分类和作用
信号源有很多种分类方法,其中一种方法可分为混和信号源和逻辑信号源两种。其中混和信号源主要输出模拟波形;逻辑信号源输出数字码形。混和信号源又可分为函 数信号发生器和任意波形/函数发生器,其中函数信号发生器输出标准波形,如正弦波、方波等,任意波/函数发生器输出用户自定义的任意波形;逻辑信号发生器 又可分为脉冲信号发生器和码型发生器,其中脉冲信号发生器驱动较小个数的的方波或脉冲波输出,码型发生器生成许多通道的数字码型。
版权所有©2024 产品网