17条PCB布局法则,轻松搞定80%以上的设计
12、电平变换芯片(如RS232)靠近连接器(如串口)放置。
13、易受ESD干扰的器件,如NMOS、CMOS器件等,尽量远离易受ESD干扰的区域(如单板的边缘区域)。
14、时钟器件布局:(1)晶体、晶振和时钟分配器与相关的IC器件要尽量靠近;(2)时钟电路的滤波器(尽量采用“∏”型滤波)要靠近时钟电路的电源输入管脚;(3)晶振和时钟分配器的输出是否串接一个22欧姆的电阻;(4)时钟分配器没用的输出管脚是否通过电阻接地;(5)晶体、晶振和时钟分配器的布局要注意远离大功率的元器件、散热器等发热的器件;(6)晶振距离板边和接口器件是否大于1inch。
15、开关电源是否远离ADDA转换器、模拟器件、敏感器件、时钟器件。
16、开关电源布局要紧凑,输入输出要分开,严格按照原理图的要求进行布局,不要将开关电源的电容随意放置。
17、电容和滤波器件:(1)电容务必要靠近电源管脚放置,而且容值越小的电容要越靠近电源管脚;(2)EMI滤波器要靠近芯片电源的输入口;(3)原则上每个电源管脚一个0.1uf的小电容、一个集成电路一个或多个10uf大电容,可以根据具体情况进行增减
在学习电路设计的时候,不知道你是否有这样的困扰:明明自己学了很多硬件电路理论,也做过了一些基础操作实践,但还是无法设计出自己理想的电路。
归根结底,我们缺少的是硬件电路设计的思路,以及项目实战经验。
选择设计工具
Protel,也就是Altium(现在入门的童鞋大多用AD)。容易上手,网上的学习教程资料也很全1面,在国内也比较流行,应付一般的工作已经足够,适合初入门的设计者使用。高1级点的还有PADS和Cadence。
高速PCB一直是PCB行业宠儿,是电子电路设计和制造研究的热点,高速PCB在5G时代将会得到更多的发展机遇,密度更高、运行速度更快、信号完整性直接决定高速PCB电气性能、可靠性及其稳定性。基于信号完整性分析高速PCB设计中遇到的信号失真问题,利用相关理论找到传输线阻抗设计和制造的解决方案。对地层铜桥、外层阻抗线和导通孔阻抗进行优化设计,将设计与制造联系在一起可以让设计者和厂家更好地运用信号完整性分析解决高速PCB的实际问题。
版权所有©2025 产品网