射频IC PLL
作者:欧普兰2020/5/12 20:12:48



器件库内的所有器件不受限于所采用的工艺制程,在更换工艺时,只需更新profile文件,即可生成新的基于新工艺的器件;



Profile中集成了DRC与LVS规则信息,因此用软件生成的器件满足当前工艺的DRC与LVS设计规则;



器件库可以根据客户需求进行定制扩充,用户需要的特殊形状器件,可以得到满足;因此该软件可以用来解决所有的无源器件问题,包括:建模、综合优化以及个性化定制;










PeakView产品应用方向与领域:

1.射频、微波、毫米波集成电路设计:

5G通讯、物联网、毫米波雷达、通信、消费电子、传感器、WIFI,蓝牙、北斗导航等领域

2.高速模拟电路设计与验证:AD/DA、Serdes

合作伙伴及主要客户

PeakView自诞生(2003年)至今已有将近17年的历史,现在已经发展成为******的EM软件,与各大Foundry以及Fabless保持着紧密的合作,通过客户的大量验证与反馈,软件功能也在不断地丰富,PeakView平均每2个月就会release一个版本。

主要的客户有:

1.Foundry用户:T***C、T***C,Global Foundries,Samsung,Vanguard,Jazz,UMC 等;

2.Fabless:高通、TI、Inphi、IDT、华为、ZTE、紫光展锐等;

3.高校:Berkeley, Stanford,Michigan,清华大学、复旦大学等;



Linux系统下的cadence软件是模拟及射频集成电路设计的选择,这个过程中要熟悉Linux操作系统,熟悉代工厂提供的工艺PDK文件,熟悉cadence的电路原理图设计、spectre软件使用、virtuso版图设计、还有用于drc、lvs验证和寄生参数提取的calibre软件的使用。在软件的使用过程中将以前教材上学习过的经典电路结构一一实现,理论和实践进行结合你会对电路有更深一层的理解和认识,同时你也会发现原来教材上的电路结构都是简化的电路,好多偏置电路等细节部分都没有画出来,实际ic中没有任何部分可以省略。通过电路版图的设计你会了解到原来芯片是长成这样的,版图过程中与半导体工艺进行一一印证也会让你对芯片制造过程有全新认识。除此之外还有芯片的静电防护设计、芯片封装设计、封装对电路性能的影响评估等等具体工作。







射频IC PLL由北京欧普兰科技有限公司提供。北京欧普兰科技有限公司(www.oplantech.com)有实力,信誉好,在北京 海淀区 的软件代理等行业积累了大批忠诚的客户。公司精益求精的工作态度和不断的完善创新理念将促进欧普兰和您携手步入辉煌,共创美好未来!

商户名称:北京欧普兰科技有限公司

版权所有©2025 产品网