Linux系统下的cadence软件是模拟及射频集成电路设计的选择,这个过程中要熟悉Linux操作系统,熟悉代工厂提供的工艺PDK文件,熟悉cadence的电路原理图设计、spectre软件使用、virtuso版图设计、还有用于drc、lvs验证和寄生参数提取的calibre软件的使用。在软件的使用过程中将以前教材上学习过的经典电路结构一一实现,理论和实践进行结合你会对电路有更深一层的理解和认识,同时你也会发现原来教材上的电路结构都是简化的电路,好多偏置电路等细节部分都没有画出来,实际ic中没有任何部分可以省略。通过电路版图的设计你会了解到原来芯片是长成这样的,版图过程中与半导体工艺进行一一印证也会让你对芯片制造过程有全新认识。除此之外还有芯片的静电防护设计、芯片封装设计、封装对电路性能的影响评估等等具体工作。
(1)
对差分线布局优缺点分析,说明差分阻抗和特征阻抗的区别,给出版图布局注意事项,具体思路将按照下面过程完成:
1) 差分对两线长度差异性对信号时延,对EMI问题的影响分析;
2) 差分对是否需要屏蔽地提供回流路径分析,屏蔽地如何进行合理布局;
3) 差分阻抗、差模阻抗公式计算,以及和结果的定性比对;
4) 差分对线间距对差分阻抗的影响分析;
5) 差分对线长和线间距对信号影响的比对分析,在设计中如果二者冲突时,应如何取舍;
6) 差分对两条走线间距缩小对EMI屏蔽效果的影响,分析是否间距越小越好,是否有其他方式可以进行EMI屏蔽。
T-coils 能提供恒定的输入阻抗,刚好能解决上面的麻烦,前面的接入电路不会再受到重
负载电容影响,仅看到一个恒定的终端电阻,可以进行可靠匹配,消除反射。
上面的问题见下图(a):对于输入网络, RT是负载电阻, CESD是 ESD 电容(恶化了输入
匹配,导致反射)。如果如下图(b)加入一个 T-coil, 那网络的输入阻抗能设计的始终等于
终端电阻 RT(Zin=RT), 而不受 CESD影响。可以通过下面两个极端条件看到这种亮点。
版权所有©2024 产品网