GE IS200TBCIH1B
本公司***销售大型进口各种品牌DCS系统模块备件:BENTLYNEVADA3500/3300,AB,ABBAdvantOCS,ABBMOD30/MODCELL,ABBMOD300,ABBBaileyINFI90,ABBProcontic,ABBProcontrol,RosemountRS-3,YokogawaCentumXL,YokogawamicroXL,FOXBOROI/A,Westinghouse,Ovation,HoneywellQCS,HoneywellTDC系列,HoneywellS9000,HITACHI,MitsubishiPLC,MotorolaMVME,ALSTOMMVME,OtherVME,TOSHIBA,HP,Yaskawa,FANUC等大型模组,有着充足的库存,交货期快,查询。GEIS200TBCIH1BGEIS200TBCIH1BGEIS200TBCIH1B提要本应用指南介绍了在VirtexTM-4器件中实现存储器接口的直接时钟控制数据采集技术。直接时钟控制方案利用了Virtex-4系列所独有的某些架构特性(例如,每个I/O模块(IOB)中均具备一个64-tap的***延迟线)。简介大多数存储器接口都是源同步接口,从外部存储器器件传出的数据和时钟/选***冲是边沿对齐的。在Virtex-4器件采集这一数据,需要延迟时钟/选***冲或数据。利用直接时钟控制技术,数据经延迟,并与内部FPGA时钟实现中心对齐。在这个方案中,内部FPGA时钟采集传出的数据。存储器传出的时钟/选***冲用于决定与数据位相关的延迟值。因此,与选***冲相关的数据位的数量不受限制。由于无需将选***冲分配给相关数据位,所以不需要其他时钟资源。时钟/选***冲和数据位使用的Virtex-4资源是一条64-tap***延迟线。该64-tap***延迟线可利用IDELAY和IDELAYCTRLprimitive实现。时钟/选***冲和数据位均通过此64-tap***延迟线来布线。虽然选***冲不用于采集数据,但它用于确定数据与内部FPGA时钟实现中心对齐所需的tap数量。以下部分将详细解释直接时钟控制技术方案的设计及实现。选***冲边沿检测与时钟/选***冲相关的数据位的延迟值就是内部FPGA时钟上升沿与时钟/选***冲中心之间的相位差。假设时钟/选***冲和数据实现了边沿对齐。要确定这个相位差,时钟/选***冲通过IOB内的64-tap***延迟线输入,并利用内部FPGA时钟在增量tap输出端对其进行采样。要确定时钟/选***冲的中心,至少需要检测到时钟/选***冲的两个边沿或转换。检测出第二次转换所需的tap数(即第二个边沿的tap)和检测出***次转换所需的tap数(即***个边沿的tap)之差,即为时钟/选***冲宽度。这个差值的二分之一就是脉冲中心(即脉冲中心的tap)。从内部FPGA时钟上升沿到时钟/选***冲中心之间的tap数,即为***个边沿的tap数与脉冲中心的tap数之和。图1说明了通过使数据延迟相应的tap数,让数据与内部FPGA时钟实现中心对齐的两种情况。第1种情况所示为,由于时钟/选***冲的下降沿是被检测到的***个边沿,因此内部FPGA时钟的上升沿位于延迟数据的中心。第2种情况所示为,由于时钟/选***冲的上升沿是检测到的***个边沿,因此内部FPGA时钟下降沿位于延迟数据的中心。通过使数据延迟相应的tap数,让数据与内部FPGA时钟实现中心对齐的两种情况实现选***冲边沿检测由于具有专用的IDELAY和IDELAY_CTRL电路,所以可以轻松地在Virtex-4器件中实现确定延迟值的电路。实现确定延迟值电路的结构图如图2所示。实现确定延迟值电路的结构图利用一个简单的算法检测存储器时钟/选***冲的边沿。将初始值为0的时钟/选***冲输入IDELAY模块。时钟/选***冲将不停地增加1tap的延迟,直到检测到***个边沿。然后记录下检测出***个边沿所需的tap数。在检测到第二个边沿之前,时钟/选***冲仍然不停地增加1tap的延迟。然后记录下检测出第二个边沿所需的tap数。根据两次记录的值,计算出脉冲宽度。在用tap数确定时钟/选***冲宽度后,除以2即得到中间值。中间值与检测出***个边沿所需的tap数之和为延迟数据所需的tap数。IDELAY模块可用的tap总数为64。因此,当频率为200MHz或以下时,将无法检测出两个边沿。如果在64tap结束后仅检测出一个边沿,那么延迟数据所需的tap数应为,检测出***个边沿所需的tap数减去16tap(约1.25ns,每个tap的***约为75ps)。一个200MHz时钟/选***冲周期的四分之一约为16tap。根据时序分析,该值也适用于更低的频率,***低可达110MHz。当频率低于110MHz时,如果在64tap结束后未检测出任何边沿,那么延迟数据所需的tap数应为32tap(约2.5ns,每个tap的***约为75ps)。该值足以使内部FPGA时钟边沿位于数据窗口内。检测***个和第二个边沿仅需一个小型状态机。只有在为确定数据延迟tap数而发出的虚读操作过程中,才启用该状态机。在正式工作之前,发送至外部存储器器件的虚读操作命令包含多条背靠背读命令。状态机将控制输入IDELAY电路的信号,即DLYRST、DLYCE和DLYINC。DLYRST-延迟线复位信号,将延迟线中的tap数重设为按IOBDELAY_VALUE属性设置的值。本设计中被设为"0"。6ES5308-3UC21MDS60A0040-5A3-4-006ES5928-3UA216ES5955-3LC136ES5955-3L12MOVIRET380DV6-340-5K5DV63405K5-OVP-6ES5955-3LC146AA6500-0BC6SN1123-1AB00-0AA280AR36D4.2QM-W61-BRPSF722EPH07/22/15CM112M/KTY/VR/AS1H/***50R77DY112L/B/THMSK071D-0300-NN-M1-UG1-NNNNMCA13141-RSOBO-A19N-ST5S00N-R0S0GFL05-2MSAK100C12/MDFMABRI=20,286ErsatzteilMSK-IG3MDD093C-N-030-N2L-130G4Motor-MPL-B330P-MJ22AATG-40-55/30533G-2002BH11640-7GH364,4KW/50HzEM01.0160.8.222.04.0.0.11FT6084-8AH71-3ALO-Z1FT5076-0AC01-2-ZNBT2/25-200U5A-W4-38/300MAC090C-1-GD-4-C/110-A-1/WI515LX5/S005MAC063A-0-RS-3-C/095-B-0/S001MAC071A-0-0S-3-C/095-B-0/S0011FK7064-7AF71-1SB0NM011BY)
厦门渤格电气技术有限公司
业务 QQ: 1982497648